高速嵌入式硬件設(shè)計(jì)
-
課程目標(biāo)
高速嵌入式硬件設(shè)計(jì)培訓(xùn)課程為您講解高速嵌入式系統(tǒng)硬件設(shè)計(jì)技術(shù)。兩天的課程采取理論講解和實(shí)際設(shè)計(jì)演示相結(jié)合的方式,完成從元器件選擇、電路圖設(shè)計(jì)到PCB設(shè)計(jì)調(diào)試的全過程。廣大工程師通過此培訓(xùn)可以掌握先進(jìn)的高速嵌入式系統(tǒng)硬件設(shè)計(jì)技術(shù),能夠完成高速嵌入式系統(tǒng)PCB及相關(guān)硬件的設(shè)計(jì)、調(diào)試任務(wù)。
-
師資團(tuán)隊(duì)
-
華清創(chuàng)客企業(yè)內(nèi)訓(xùn)講師,均是來自各個(gè)領(lǐng)域的資深專家,均擁有6年以上大型項(xiàng)目經(jīng)驗(yàn)。
-
培養(yǎng)對(duì)象
①欲從事硬件相關(guān)工作的人員
②對(duì)電子電路有一定了解;
③熱衷于高速電子線路板設(shè)計(jì);
④在PCB設(shè)計(jì)工作崗位人員為加深了解,尋求問題解決者; -
培訓(xùn)方式
第一種:華清創(chuàng)客講師面授
課時(shí):共2天,每天6學(xué)時(shí),總計(jì)12學(xué)時(shí)
◆費(fèi)用:1800元
◆培訓(xùn)證書:培訓(xùn)合格學(xué)員可獲工業(yè)和信息化部《國家信息技術(shù)應(yīng)用技能高速嵌入式硬件設(shè)計(jì)工程師認(rèn)證證書》(認(rèn)證費(fèi)500元)
◆外地學(xué)員:代理安排食宿(需提前預(yù)定)
第二種:線上直播授課
直播課時(shí):共4天,每天3學(xué)時(shí),總計(jì)12學(xué)時(shí);
輔導(dǎo):授課期間,輔導(dǎo)老師每天有1小時(shí)的輔導(dǎo)直播
◆費(fèi)用:1800元
◆培訓(xùn)證書:培訓(xùn)合格學(xué)員可獲工業(yè)和信息化部《國家信息技術(shù)應(yīng)用技能高速嵌入式硬件設(shè)計(jì)工程師認(rèn)證證書》(認(rèn)證費(fèi)500元)
第三種:企業(yè)訂制培訓(xùn)
課時(shí):根據(jù)訂制的大綱確定課時(shí)
費(fèi)用:根據(jù)課程難度,每課時(shí)1500~3000元
◆培訓(xùn)證書:培訓(xùn)合格學(xué)員可獲工業(yè)和信息化部《國家信息技術(shù)應(yīng)用技能高速嵌入式硬件設(shè)計(jì)工程師認(rèn)證證書》(認(rèn)證費(fèi)500元)
-
-
質(zhì)量保證
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在下期培訓(xùn)班中重聽;
2、培訓(xùn)結(jié)束后免費(fèi)提供一個(gè)月的技術(shù)支持,充分保證培訓(xùn)后出效果;
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。
-
課程大綱
第一章板級(jí)架構(gòu)和電路圖設(shè)計(jì)
內(nèi)容:學(xué)習(xí)常見嵌入式處理器和配套器件使用方法。以三星Exynos4412處理器為例介紹嵌入式系統(tǒng)構(gòu)建所需的全部芯片,包括HY57V561620存儲(chǔ)器,cs8900網(wǎng)卡,開關(guān)電源,時(shí)鐘分配電路,連接邏輯等
目標(biāo):通過學(xué)習(xí)掌握嵌入式系統(tǒng)電路圖設(shè)計(jì),熟練使用常見的嵌入式處理器,并且達(dá)到能夠從板級(jí)架構(gòu)考慮設(shè)計(jì)取舍的水平,在設(shè)計(jì)上學(xué)會(huì)考慮測(cè)試相關(guān)的問題,做到design for test
1.1 嵌入式處理器
1.2 SDRAM特性和使用原則
1.3 Flash芯片使用技巧
1.4 高速數(shù)字邏輯電路特性
1.5 總線信號(hào)緩沖器
1.6 以太網(wǎng)芯片
1.7 電源,時(shí)鐘和復(fù)位電路
1.8 其他外部設(shè)備
1.9 設(shè)計(jì)冗余硬件協(xié)助調(diào)試
1.10 自診斷設(shè)計(jì)
第二章嵌入式系統(tǒng)PCB設(shè)計(jì)
內(nèi)容:以Exynos4412處理器為例,學(xué)習(xí)嵌入式系統(tǒng)所需的高速電路設(shè)計(jì)技巧。包括高密度封裝的設(shè)計(jì)要點(diǎn),高速信號(hào)設(shè)計(jì)原則,電源設(shè)計(jì),特殊信號(hào)設(shè)計(jì),以及散熱和可制造性的設(shè)計(jì)
目標(biāo):通過學(xué)習(xí)掌握嵌入式系統(tǒng)電路圖設(shè)計(jì),熟練使用常見的嵌入式處理器,并且達(dá)到能夠從板級(jí)架構(gòu)考慮設(shè)計(jì)取舍的水平,在設(shè)計(jì)上學(xué)會(huì)考慮測(cè)試相關(guān)的問題,做到design for test
2.1 關(guān)于BGA封裝要考慮的問題
2.2 設(shè)計(jì)電源和地平面
2.3 設(shè)計(jì)規(guī)則對(duì)信號(hào)完整性的影響
2.4 退耦電容
2.5 高速信號(hào)的布線規(guī)則
2.6 功耗估計(jì)和熱設(shè)計(jì)
2.7 可制造性設(shè)計(jì)
2.8 怎樣判斷系統(tǒng)是否工作
2.9 軟件工具協(xié)助調(diào)試
2.10 設(shè)計(jì)調(diào)試用的信號(hào)擴(kuò)展連接器
2.11 使用儀器協(xié)助調(diào)試
- 贊